颗粒在线讯:垂直沟道纳米器件因其对栅长限制小、布线灵活及便于3D一体集成等优势,在1纳米逻辑器件/10纳米 DRAM存储器及以下技术代的集成电路先进制造技术方面具有巨大应用潜力。
要实现垂直沟道纳米晶体管的大规模制造,须对其沟道尺寸和栅极长度进行精准控制。对于高性能垂直单晶沟道纳米晶体管,现阶段控制沟道尺寸的最好方法是采用先进光刻和刻蚀技术,但该技术控制精度有限,导致器件性能波动过大,不能满足集成电路大规模先进制造的要求。
中国科学院微电子研究所研究员朱慧珑团队在实现对栅极长度和位置精准控制的基础上,提出并研发出了一种C型单晶纳米片沟道的新型垂直器件(VCNFET)以及与CMOS技术相兼容的“双面处理新工艺”,其突出优势是沟道厚度及栅长/位置均由外延层薄膜厚度定义并可实现纳米级控制,为大规模制造高性能器件奠定了基础,研制出的硅基器件亚阈值摆幅(SS)以及漏致势垒降低(DIBL)分别为61mV/dec和8mV/V,电流开关比达6.28x109,电学性能优异。
相关研究成果于近日以Vertical C-Shaped-Channel Nanosheet FETs Featured with Precise Control of both Channel-Thickness and Gate-Length为题发表在IEEE Electron Device Letters上。
图1 (a) 垂直纳米片器件的TEM截面图 (b) 器件沟道中心位置的纳米束衍射花样 (c) 外延硅沟道的TEM俯视图 (d)-(f) 器件截面的EDS能谱图
图2 垂直纳米片器件的转移输出特性曲线
版权与免责声明:
(1) 凡本网注明"来源:颗粒在线"的所有作品,版权均属于颗粒在线,未经本网授权不得转载、摘编或利用其它方式使用上述作品。已获本网授权的作品,应在授权范围内使用,并注明"来源:颗粒在线"。违反上述声明者,本网将追究相关法律责任。
(2)本网凡注明"来源:xxx(非颗粒在线)"的作品,均转载自其它媒体,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责,且不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网下载使用,必须保留本网注明的"稿件来源",并自负版权等法律责任。
(3)如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。